O’zbekiston respublikasi axborot texnologiyalari va kommunikatsiyalarni rivojlantirish vazirligi muhammad al-xorazmiy nomidagi toshkent axborot texnologiyalari universiteti samarqand filiali telekommunikatsiya texnologiyalari va kasb ta’limi



Yüklə 179,71 Kb.
səhifə2/2
tarix02.12.2022
ölçüsü179,71 Kb.
#71877
1   2
Raqamli qurilmalar maruza

T-trigger
T-trigger hisoblash tetikidir. Bu trigger faqat bitta kirishga ega. T-triggerning ishlash printsipi quyidagicha. T kirishiga impuls kelgandan so'ng, trigger holati teskari tomonga o'zgaradi. U hisoblanuvchi deb ataladi, chunki T trigger, xuddi uning kirishida qabul qilingan impulslar sonini hisoblaydi. Afsuski, bu tetik faqat bittagacha hisoblashi mumkin. Ikkinchi impulsni olgandan so'ng, T-trigger yana asl holatiga qaytariladi.
T-triggerlar faqat ilgari ko'rib chiqilgan D-triggerga o'xshash ikki bosqichli triggerlar asosida quriladi. Ikki flip-flopdan foydalanish "C" sinxronizatsiya kirishida yoqish potentsialida kontaktlarning zanglashiga olib keladigan potentsialida kontaktlarning zanglashiga olib kelishining oldini oladi, chunki hisoblagichlar qayta aloqa zanjirlari yordamida qurilgan


1. D trigger asosida qurilgan T trigger sxemasi
T-triggerning vaqt diagrammasi 2-rasmda ko'rsatilgan. Ushbu vaqt diagrammasini qurishda sinxronlash signalining orqa tomonida ishlaydigan trigger ishlatilgan.

1. D trigger asosida qurilgan T trigger sxemasi
T-triggerning vaqt diagrammasi 2-rasmda ko'rsatilgan. Ushbu vaqt diagrammasini qurishda sinxronlash signalining orqa tomonida ishlaydigan trigger ishlatilgan.


2. Vaqt jadvallari T trigger


T-triggerlar turli xil hisoblagichlar uchun sxemalarni qurishda qo'llaniladi, shuning uchun turli maqsadlar uchun LSI odatda ushbu triggerlar uchun tayyor modullarga ega. T-triggerning an'anaviy grafik belgisi 3-rasmda ko'rsatilgan.



3. Triggerning shartli-grafik belgisi T


T triggerining yana bir ko'rinishi mavjud. Sinxron ikkilik hisoblagichlar uchun sxemalarni ishlab chiqishda uning barcha triggerlariga bir vaqtning o'zida yozish muhim ahamiyatga ega. Bunday holda, triggerning T kirishi faqat holatning teskarisiga o'zgarishini ta'minlash uchun xizmat qiladi va sinxronizatsiya alohida kirish "C" tomonidan amalga oshiriladi. Xuddi shunday sxema T trigger 4-rasmda ko'rsatilgan.


JK-trigger


JK triggeri universal trigger bo'lib, undan avval muhokama qilingan har qanday triggerni amalga oshirish uchun foydalanish mumkin. Jk-triggerlarning haqiqat jadvali amalda sinxron RS flip-flopining haqiqat jadvali bilan mos keladi. Taqiqlangan holatni istisno qilish uchun uning sxemasi shunday o'zgartiriladiki, ikkitasi qo'llanilganda jk-trigger hisoblanuvchi T-trigiga aylanadi. Bu shuni anglatadiki, impulslar C soat kiritishiga qo'llanilganda, u o'z holatini teskarisiga o'zgartiradi. jk-trigger haqiqat jadvali 1-jadvalda keltirilgan.

JK flip-flopning ichki sxemasining variantlaridan biri 1-rasmda ko'rsatilgan. U klassik surish sxemasi bo'yicha qurilgan. 1-rasmda ko'rsatilgan sxema ushbu triggerning hisoblash rejimida ishlash tamoyillarini o'rganish uchun qulaydir .



Shakl 1. Ichki sxema jk flip-flop
Hisoblash rejimini amalga oshirish uchun sxema ikkinchi triggerning chiqishlaridan birinchi triggerning R va S kirishlariga o'zaro bog'lanishni kiritdi. Birinchi triggerning R va S kirishlaridagi fikr-mulohazalar tufayli taqiqlangan kombinatsiya hech qachon sodir bo'lmaydi va uning kesishishi yangi ish rejimini - hisoblashni joriy qiladi. Bir vaqtning o'zida j va k kirishlariga mantiqiy birlik qo'llanilganda, JK flip-flop T flip-flop kabi hisoblash rejimiga o'tadi.
JK flip-flopning vaqt diagrammalarini berishning ma'nosi yo'q, chunki ular ilgari berilgan RS va T-flip- floplarning vaqt diagrammalariga to'g'ri keladi . JK flip-flopning an'anaviy grafik belgisi 2-rasmda ko'rsatilgan.

Shakl 2. An'anaviy grafik belgi jk trigger
Raqamli mikrosxemalar odatda "VA-EMAS" elementlariga yig'iladi. Keyin 1-rasmda ko'rsatilgan sxema 3-rasmda ko'rsatilgan sxemaga aylantiriladi.

3-rasm. "VA-EMAS" mantiqiy elementlariga yig'ilgan jk trigger
Sanoatda ishlab chiqarilgan mikrosxemalarda j va k kirishlariga qo'shimcha ravishda R va S kirishlari odatda amalga oshiriladi, bu esa jk flip-flopni oldindan belgilangan dastlabki holatga o'rnatish imkonini beradi. 155TV1, 133TV1, SN7472 mikrosxemalari shunday amalga oshiriladi. 4-rasmda ushbu mikrosxemalarning pinouti ko'rsatilgan.

Shakl 4. K155TV1 mikrosxema pinouti
Mahalliy mikrosxemalarning nomlarida jk triggerini belgilash uchun TV harflari mavjud. Masalan, K1554TV9 va K1554TV15 mikrosxemalarida bitta paketda ikkita jk flip-flop mavjud. Jk flip-floplarni o'z ichiga olgan xorijiy mikrosxemalarga 74HCT73, 74LVC109 yoki 74ACT109 kabi mikrosxemalarni misol qilib keltirish mumkin. Misol sifatida, 5-rasmda K1554TV15 chipining (74ACT109) pinouti ko'rsatilgan.

Shakl 5. K1554TV15 mikrosxema pinouti
Jk trigger universal sxema bo'lgani uchun, keling, undan foydalanishning bir nechta misollarini ko'rib chiqaylik. Keling, qisqa puls detektori sifatida foydalanish misolidan boshlaylik.

Shakl 6. Jk triggerida qisqa pulsni aniqlash sxemasi
Ushbu sxemada "C" kirishida impuls qabul qilinganda, trigger bitta holatga o'tadi, keyinchalik uni keyingi sxema (masalan, mikroprotsessor) aniqlash mumkin. Sxemani dastlabki holatiga keltirish uchun R kirishiga mantiqiy nol darajasini qo'llash kerak.
Endi jk triggerida kutish multivibratorini qurish misolini ko'rib chiqing (ma'lum bir impuls davomiyligini hosil qiluvchi sxema). Kutish multivibrator sxemasining variantlaridan biri 7-rasmda ko'rsatilgan.

Shakl 7. Jk triggerida yig'ilgan kutish multivibratorining sxemasi


Kutish rejimidagi multivibrator sxemasi qisqa impulslarni aniqlash davri kabi ishlaydi. Chiqish impulsining davomiyligi RC zanjirining vaqt konstantasi bilan belgilanadi. VD1 diodi kontaktlarning zanglashiga olib dastlabki holatini tezda tiklash uchun mo'ljallangan (sig'im zaryadsizlanishi C). Agar kontaktlarning zanglashiga olib tez tiklanishi talab qilinmasa, masalan, chiqish impulslarining davomiyligi kirish impulslarining takrorlanish davrining yarmidan kam bo'lishi kafolatlangan bo'lsa, u holda VD1 diodini kutish multivibrator pallasidan chiqarib tashlash mumkin.
Universal jk flip-flopni qo'llashning yakuniy misoli sifatida T-flip-flop hisoblash sxemasini ko'rib chiqaylik. Hisoblash tetiklash sxemasi 8-rasmda ko'rsatilgan.

8-rasm. jk triggeriga qurilgan sanash triggerining sxemasi


Yüklə 179,71 Kb.

Dostları ilə paylaş:
1   2




Verilənlər bazası müəlliflik hüququ ilə müdafiə olunur ©azkurs.org 2024
rəhbərliyinə müraciət

gir | qeydiyyatdan keç
    Ana səhifə


yükləyin