Leksiya vlsi sistemaların joybarlaw. Tiykarǵı túsinikler. Integral sxemalardı (IS) joybarlaw evolyuciyası. Ierarxiyalıq joybarlaw hám kóp dárejeli abstrakciyalar túsinikleri. Is bahası, isenimliligi hám tezligin muǵdarlıq bahalaw


Leksiya 3 IS topologiyası. Topologiya redaktorları. Simvollı topologiya. Joybarlaw normalarına sáykesligin tekseriw. Prinsipial elektr sxemalardı tiklew



Yüklə 430,09 Kb.
səhifə6/22
tarix04.12.2022
ölçüsü430,09 Kb.
#72332
1   2   3   4   5   6   7   8   9   ...   22
УМК влси

Leksiya 3 IS topologiyası. Topologiya redaktorları. Simvollı topologiya. Joybarlaw normalarına sáykesligin tekseriw. Prinsipial elektr sxemalardı tiklew.
Integral mikrosxemalar asırıw quramalılıǵı ajıralmaytuǵın avtomatlastırılgan dizayn quralları rolin etdi hám jáne de joqarı islep shıǵıwshı menen isleydi ajıralmaytuǵınlıqqa dárejesin kóterdi. Soǵan qaramay, birinshi náwbette tezlik yamasa qabarǵan jerlew qısıqlıǵı bolǵan jaǵdaylarda, islep shıǵıwshı sxemanıń topologiyasini qolda sızıw hám fizikalıq dizaynga qaytıwdan basqa múmkinshilikke iye emes. Bul jantasıwdıń miynet talap etetuǵın tábiyaatı, buyırtpa ushın dizayn dep ataladı, trans-joqarı baxada hám uzaq waqıt dawamında bazarǵa kirisiwden aldın qáliplesedi. Sol sebepli ol tek tómendegi jaǵdaylarda aqlanıwı múmkin.
* Arnawlı birlik bir neshe ret, mısalı, kitapxana xujayrasi retinde isletiliwi múmkin.
• Bir blokdıń joqarı ma`nisi úlken islep shıǵarıw kólemin orawı múmkin. Bul klass programmalarınıń úlgileri mikroprosessorlar hám yarım ótkeriwshi yad sxemaları.
Ǵárejet tiykarǵı kriteryalarǵa tiyisli emes. Mısalı, kosmik úskeneler hám ilimiy ásbap -úskeneler ushın sxemalar bar.

Forma. A. 1. Paket aynasınıń sırtqı kórinisi maks. Bul erda izbe-iz eki L-uyqas tranzistordıń topologiyasi kórsetilgen. Chapdagi menyu sizge belgili bir poligonni jaylastıratuǵın qatlamdı tańlaw imkaniyatın beredi
Avtomatlastırılgan dizayn quralları salasında úzliksiz rawajlanıw sharayatında, arnawlı dizaynning úlesi jıldan-jılǵa azayadı. Tez isleytuǵın mikroprotsessorlarda da úlken bloklar yarım aralıq dizayn usılı járdeminde avtomatikalıq túrde islep shıǵılǵan. Qol menen tek tezlik tárepinen eń zárúrli modullar islep shiǵarıladı, mısalı, integer operatsiyaları hám júziwshi noqat operatsiyaları blokları.
Dizayn processinde avtomatlastırıw dárejesi minimal bolsa -de, birpara ásbap -úskeneler dizayni olardıń ajıralmaytuǵınlıǵın tastıyıqladı. Sxema simulyatsiyasi quralları menen birge bul programmalar hár qanday avtomatikalıq dizayn ortalıǵınıń yadrosın quraydı hám ambitsiyali chip islep shıǵıwshısı dus keletuǵın birinshi qural bolıp tabıladı.

Yüklə 430,09 Kb.

Dostları ilə paylaş:
1   2   3   4   5   6   7   8   9   ...   22




Verilənlər bazası müəlliflik hüququ ilə müdafiə olunur ©azkurs.org 2024
rəhbərliyinə müraciət

gir | qeydiyyatdan keç
    Ana səhifə


yükləyin