28QuartusII dasturlashmuhiti. Altera korporatsiyasi o'zining mashhur Quartus II dizayn muhiti — CPLD, FPGA, SoC FPGA dasturlashtiriladigan mantiq chiplari va tayyorlangan HardCopy ® ASIC integral mikrosxemalar uchun ishlash va samaradorlik jihatidan saprning eng yaxshi ishlab chiqarishini e'lon qildi. Quartus II dasturining yangi versiyasi yuqori darajadagi dizayn muhitining imkoniyatlarini kengaytiradi, an'anaviy apparat xususiyatlarini amalga oshirishni yanada osonlashtiradi va ishlab chiquvchiga Altera kompaniyasining keng mahsulot liniyasi tomonidan taqdim etilgan imtiyozlardan maksimal darajada foydalanish imkonini beradi. 12.1 ning Quartus II versiyasi OpenCLTM uchun SDK dasturiy ta'minot ishlab chiquvchi paketini (Software Development Kit) va Qsys integratsiya tizimining rivojlangan imkoniyatlarini va DSP Builder raqamli signalni qayta ishlash bloklarini modellashtirish muhitini integratsiya qilish orqali yuqori darajali dizayn usullarini qo'llab-quvvatlaydi. Bundan tashqari, tizimning qisman qayta konfiguratsiya funktsiyasi, yangi funktsional ip-yadro to'plami va 28-nm texnologik normalari bilan kengaytirilgan FPGA plis va SoC FPGA qo'llab-quvvatlashi kabi yangi dasturiy ta'minot versiyasiga bir qator qo'shimchalar kiritilgan. Quartus II ning yangilangan versiyasi foydalanuvchilarga Altera mahsulotlari asosida yakuniy yechimni ishlab chiqish, amalga oshirish va bozorga chiqarish vaqtini yanada qisqartirish imkonini beradi.
Yuqoridarajalidizaynvositalariorqalirivojlanishvaqtiniqisqartirish Altera tomonidan taqdim etilgan yuqori darajadagi rivojlanish vositalari C- dasturlash, ob'ektga asoslangan va modelga asoslangan dasturiy ta'minotga asoslangan asosiy rivojlanish tizimlarini o'z ichiga oladi. Ushbu vositalar CPU yadrolari, raqamli signallarni qayta ishlash bloklari (DSP) va turli xil funktsional ip-yadro quyi tizimlarini o'z ichiga olgan zamonaviy, yuqori samarali programlanadigan tizimlarni ishlab chiqishni qo'llab-quvvatlaydi va soddalashtiradi. OpenCL uchun DSK paketini qo'shish tizim ishlab chiquvchilari va C tilini biladigan dasturchilar ochiq, yuqori darajali dasturlash tilidan foydalanib, FPGA-ga asoslangan funktsional, energiya tejaydigan ilovalarni osongina va tezda yaratishga imkon beradi.
Qsys integratsiya tizimiga va DSP Builder raqamli signalni qayta ishlash bloklarini loyihalash vositasiga tegadigan kengaytmalar, shuningdek, dastur ishlab chiqish samaradorligini va ish faoliyatini oshirishga yordam beradi. Qsys tizimi
ARM ® ning AXI3 va AXI4 sanoat standart protokollarini qo'llab-quvvatlaydi va DSP Builder hozirda IEEE 754 standartiga muvofiq yarim, bitta va ikkita aniqlikni o'z ichiga olgan etti nuqtadagi suzuvchi nuqta raqamlarini qo'llab-quvvatlaydi. Bundan tashqari, tizim dizaynini soddalashtirish imkonini beradi Quartus II ning eng so'nggi versiyasiga qo'shilgan 100G Interlaken interfeysining funktsional IP- bloki, chiplar orasidagi yuqori tezlikda paketli ma'lumotlarni uzatish imkonini beradi va yuqori sifatli tasvirni qayta ishlash ilovalari uchun yangi Tract video monitor ip-qurilmasi.
12.1 versiyasining Quartus II dasturiy muhiti, shuningdek, Stratix ® V. plis FPGA Series uchun qisman qayta konfiguratsiya vositasi birinchi ishchi ozod o'z ichiga oladi.qisman qayta konfiguratsiya FPGA tizimi qolgan ish holatda qoladi esa chivin qurilmaning asosiy xususiyatlari moslashuvchan o'zgartirish qobiliyatini beradi. Ishlab chiquvchilar turli funktsiyalarni tashqi xotirada saqlashlari va kerak bo'lganda FPGA-ga yuklashlari mumkin, bu esa vana matritsasi hajmini, tenglikni va quvvat sarfini kamaytiradi.
Bundan tashqari, Quarrtus II ning yangi versiyasi bir qator yangi qurilmalar uchun qo'llab-quvvatlanadi. Ro'yxat 28 nm texnologiyasi, Stratix v oilasi, Arria ® V va Cyclone ® V, shuningdek, butun ARRIA V gz seriyali plis uchun to'liq qo'llab- quvvatlashni o'z ichiga olgan bir qator SoC FPGA tizimlari bilan bir qatorda bir nechta yangi FPGA bilan to'ldirildi. 12.1 ning Quartus II versiyasining barcha yangi xususiyatlari bilan tanishishingiz mumkin www.altera.com/whatsnew.